关于LDO,读懂这一篇就够了

简介: 【10月更文挑战第10天】在电子设计中,我们经常需要用到不同的直流电压给不同器件供电,其中广泛常见的就是通过LDO稳压芯片来实现得到不同的直流电压输出,因为成本低、性能好,且使用起来也很简单,让低压差线性稳压器(下文简称LDO)用的也越来越多,几乎每款电子产品里都有其身影。

在电子设计中,我们经常需要用到不同的直流电压给不同器件供电,其中广泛常见的就是通过LDO稳压芯片来实现得到不同的直流电压输出,因为成本低、性能好,且使用起来也很简单,让低压差线性稳压器(下文简称LDO)用的也越来越多,几乎每款电子产品里都有其身影。

说它好用,是因为在普通设计里,只需要加入合适的输入电压,和几个滤波电容即可得到想要的输出电压,非常简单,然而也正因为这看似简单的用法也要工程师熟悉LDO的主要参数结合自己的具体设计。LDO是靠自身的反馈环路控制主功率管,与负载分压,保持输出端电压的稳定。不同于 DC-DC,LDO 的输入电流,输出电流,和负载电流相等,属于串联关系,因此 LDO 本身就是靠消耗一部分功率来维持输出端的稳定。

一、LDO工作原理

LDO是Low Dropout Regulator的缩写,意思是低压差线性稳压器,下面是LDO的内部框图,大致的工作原理就是:参考电压Vref和反馈电压FB(VOUT通过两个电阻分压)分别接在误差放大器的反向和正向端,然后输出误差量,再通过MOS drive调整输出电压大小,达到输出稳定。当输出电压增大时,FB增大,放大器输出电压增加,PMOS管的G极电压增大,Usg减小,PMOS的输出电流和电压较小,形成了一个负反馈系统。

LDO典型框图

二、LDO基本参数解释

  • 输入电压:规定设计输入电源范围。
  • 静态功耗:英文Quiescent Current,输出电流为0时的输入电流,即VOUT空载时输入电流。好的LDO和差的LDO相比较,是在电源纹波抑制比PSRR差不多的时候,静态耗流会更低。
  • 关闭功耗:英文Shut down Current,使能脚拉低,VOUT=0V时,VIN上消耗的电流即为关闭功耗,一般在1uA以内,越小越好。
  • 电源纹波抑制比:英文PSRR,这个参数越大越好,代表抑制输入纹波的能力越强,一般SPEC给出的是1KHz下的值,如:68dB@F=1KHz,LDO的最大的优点之一是它们能够衰减开关模式电源产生的电压纹波,所以一般在100K到1MHz之间的PSRR非常重要,这也是为什么我们经常看见DC-DC后面搭配一个LDO使用,敏感的模拟电源AVDD上,如ADC,Camera等,选择高PSRR的LDO。
  • 输出电流:设计时预留50%的余量,实际运用过程中,输出电流的大小和输入输出电压都有关系。
  • 输出电压:分为可调和固定,根据实际情况选择在,一般最好选择固定的。
  • 输出电压精度:一般是2%,还有5%的。
  • 耗散功率:使用时LDO的消耗的功耗不能超过这个值,否则LDO可能会损坏。
  • 地电流:英文Ground Current,指的是输入电流和输出电流的差值。指的是LDO正常工作状态,在特定的负载下,LDO自身消耗的电流。

三、LDO的特性

输出自放电

带自放电功能的LDO,能尽快泄放输出电容上的能量,保证LDO尽快关闭,下次开启是从0电压。坏处是如果外部有电压加到或者串到VOUT上,因为VOUT上的Rdischg电阻,会有一定的耗流产生,确定不会有串电到VOUT上用带自放电的LDO比较好。

在LDO关闭时,下图中标注的MOS管会自动打开,VOUT通过Rdischg对地放电,有的LDO框图中没有画这个自放电电阻,但是也是带自放电功能的,自放电电阻大小可以通过RC放电公式进行计算。

带自放电的LDO

软启动

带软启动的LDO可以有效的控制电流,使输出较平缓的上升。

实际测试LDO的上电瞬间,VOUT起来是比较平缓的,并没有电压过冲。

实测LDO输出

软启动的时间可以依据下图测试,TSS是输入电压上升到0.5倍到VOUT完全起来的时间间隔。

软启动时间定义

LDO效率

LDO效率的计算公式为:

输入电流等于输出电流加上静态功耗,根据以上公式,当LDO处在轻载时,IQ就非常重要,IQ越小,效率就越高。

动态负载调整(∆VOUT)

指的是输入电压一定,输出电压随负载电流变化而产生的变化量,当负载电流变化缓慢时,一般LDO能保持LDO恒定不变。当负载电流快速变化时,输出电压就会随之改变。这个输出电压的改变量决定了负载瞬态性能,这个值越小越好。

线性瞬态响应

在负载一定的时候,输出电压随着输入电压改变而产生的变化量。这个值越小越好。

压差(Dropout Voltage)

指保持电压稳定所需要的输入电压和输出电压之间的最小差值。当输入电压为VIN1,输出为VOUT1,缓慢降低VIN1,当输出降低到VOUT1的98%时,此时输入电压为VIN2,那么Vdrop=VIN2-VOUT1*98%,Vdrop越小越好,意味着低功耗高效率。

四、LDO参考设计

输入输出电容选择

现在一般LDO输入输出各加一个1UF陶瓷电容即可,可选择X5R或者X7R,ESR也会影响LDO系统的稳定性,根据SPEC来选择合适ESR的电容。提高输出电容的容值,可以提高LDO的瞬态响应性能,缺点是会延长启动时间。

Layout参考

输入输出电容靠近LDO管脚放置,LDO和电容要使用同一铜层铺地,输入输出电容的地环路要短。

相关文章
|
Web App开发
一文读懂锁相环基本原理
一文读懂锁相环基本原理
1341 0
一文读懂锁相环基本原理
|
3月前
|
芯片
关于LDO,读懂这一篇就够了
在电子设计中,我们经常需要用到不同的直流电压给不同器件供电,其中广泛常见的就是通过LDO稳压芯片来实现得到不同的直流电压输出,因为成本低、性能好,且使用起来也很简单,让低压差线性稳压器(下文简称LDO)用的也越来越多,几乎每款电子产品里都有其身影。 说它好用,是因为在普通设计里,只需要加入合适的输入电压,和几个滤波电容即可得到想要的输出电压,非常简单,然而也正因为这看似简单的用法也要工程师熟悉LDO的主要参数结合自己的具体设计。LDO是靠自身的反馈环路控制主功率管,与负载分压,保持输出端电压的稳定。不同于 DC-DC,LDO 的输入电流,输出电流,和负载电流相等,属于串联关系,因此 LDO
169 8
|
4月前
|
程序员 编译器 数据处理
汇编高手秘籍:解锁性能优化新境界,用汇编语言让你的程序飞起来!
【8月更文挑战第31天】汇编语言作为编程基石,其高效性能备受推崇。尽管现代软件开发更偏爱高级语言,但在性能要求极高的场景下,汇编优化仍不可或缺。本文通过示例代码介绍四种优化技巧:循环展开、寄存器分配、指令重排及SIMD指令使用,显著提升执行效率。同时强调分析性能瓶颈、测试优化效果及保持代码可读性的重要性,助力开发者在关键代码路径上实现性能突破。
99 0
|
5月前
|
存储 关系型数据库 Java
LDO产品的基础知识解析
低压降稳压器 (LDO)是一种用于调节较高电压输入产生的输出电压的简单方法。在大多数情况下,低压降稳压器都易于设计和使用。然而,如今的现代应用都包括各种各样的模拟和数字系统,而有些系统和工作条件将决定哪种LDO最适合相关电路,因此,现在我们需要关注这些决定性因素。 压降电压VDO,是指为实现正常稳压,输入电压VIN必须高出所需输出电压VOUT(nom) 的最小压差。 如果 VIN 低于此值,线性稳压器将以压降状态工作,不再调节所需的输出电压。在这种情况下,输出电压 VOUT(dropout)将等于 VIN 减去压降电压的值 以调节后电压为 3.3V 的 TPS799 等 LDO 为例:当
|
7月前
|
存储 自然语言处理 编译器
<大厂面试高频考点>程序环境和预处理
<大厂面试高频考点>程序环境和预处理
46 1
|
7月前
|
Java 测试技术 开发者
万字长文:一文详解单元测试干了什么
好的单元测试不仅可以验证代码结构设计的是否合理,而且可以提前发现代码中的漏洞,将线上风险扼杀在摇篮中。本文从常用的单元测试框架出发,对Mockito框架深入浅出的讲解,希望能帮到每一位同学。
|
7月前
|
传感器 芯片 异构计算
常见的基础模块电路,你都能看懂吗?
常见的基础模块电路,你都能看懂吗?
100 0
|
SQL 算法 Java
【Verilog刷题篇】硬件工程师从0到入门2|组合逻辑
硬件工程师近年来也开始慢慢吃香,校招进大厂年薪总包不下30-40w的人数一大把!而且大厂人数并没有饱和!
【Verilog刷题篇】硬件工程师从0到入门2|组合逻辑
|
SQL 算法 Java
【Verilog刷题篇】硬件工程师从0到入门3|组合逻辑复习+时序逻辑入门
硬件工程师近年来也开始慢慢吃香,校招进大厂年薪总包不下30-40w的人数一大把!而且大厂人数并没有饱和! - 本期是【Verilog刷题篇】硬件工程师从0到入门3|组合逻辑复习+时序逻辑入门,有不懂的地方可以评论进行讨论!
【Verilog刷题篇】硬件工程师从0到入门3|组合逻辑复习+时序逻辑入门
|
芯片
复习单片机:静态数码管(内含1 数码管介绍+2 硬件设计+3 软件设计+4.原始代码+5 实验现象) (注:数码管介绍和硬件设计是重点)
复习单片机:静态数码管(内含1 数码管介绍+2 硬件设计+3 软件设计+4.原始代码+5 实验现象) (注:数码管介绍和硬件设计是重点)
400 0
复习单片机:静态数码管(内含1 数码管介绍+2 硬件设计+3 软件设计+4.原始代码+5 实验现象) (注:数码管介绍和硬件设计是重点)