基于TMS320C6657+ZYNQ7035/45平台-PL端 NVMe 的 exFAT 文件系统 FPGA IP

简介: 基于广州星嵌电子科技有限公司TMS320C6657+ZYNQ7035/45评估板的PL端实现标准NVMe 1.3协议的Host端,即纯逻辑实现NVMe Host IP设计分享。

一、设计目的
基于广州星嵌电子科技有限公司TMS320C6657+ZYNQ7035/45评估板的PL端实现标准NVMe 1.3协议的Host端,即纯逻辑实现NVMe Host IP。

图片1.png

图片2.png

用户可以根据自身需求,定制NVMe Host FPGA IP,还可以在此基础上定制FPGA纯逻辑来实现文件系统ExFAT。
NVMe Host FPGA IP核使用VHDL硬件描述语言的纯逻辑方式来实现,NVMe物理层使用Xilinx 7系列 PCIe核,无需CPU参与。
目前已在广州星嵌电子科技有限公司DSP+FPGA+ARM XQ6657Z35-EVM评估板上实现并经充分测试验证:
如果使用PCIe 2.0 X2接口,连续读速率:685 MB/s,连续写速率:531 MB/s;
如果使用PCIe2.0 X4接口,连续读速率1277 MB/s,连续写速率1015 MB/s,
日后升级性能还可以提升。

二、NVMe Host FPGA IP核简介
NVMe Host FPGA IP访问接口简单,用户可将此IP当作双端口RAM来使用,只是相对普通双端口RAM而言多增加了一些读、写命令握手接口信号而已。当然,用户还可将IP定制为自身所需要的接口形式。

NVMe Host FPGA IP对外接口图如下:
图片3.png

名词和概念解释:
SLBA(Starting LBA):逻辑块基地址,数据在SSD固态硬盘上的起始地址。
NLB(Number of Logical Blocks):逻辑块数量,指定数据传输大小,需要指出的是这是一个0基数值,即以0为初始值,所以最终传的是(NLB+1)个逻辑块。
NVMe Host FPGA IP支持最大队列数64对,最大队列深度16383,用户可以根据需要进行定制。NVMe Host FPGA IP核源码实现了参数化,可根据用户功能及性能(比如队列数与队列深度)对IP参数进行修改设置。
NVMe Host FPGA IP使用的FPGA 软件开发平台为Vivado 2018.3,用户可以定制为自身所需的FPGA软件开发平台上。

三、资源消耗
 NVMe Host FPGA IP在XC7Z035FFG676-2芯片上的资源消耗报表如下(仅供参考,基于XQ6657Z35-EVM平台测试的数据):

图片4.png

四、实验平台与测试结果
5.png

4.1、NVMe Host FPGA IP测试截图和说明
借助NVMe Host FPGA IP,往NVMe SSD固态硬盘上写入测试数据(例程使用的是累加数),然后读出,并在FPGA上使用逻辑进行比对,并给出比对结果,以验证NVMe硬盘读写数据是否一致。

1、单次写8个扇区

图片7.png
注:NLB = 7,即逻辑块数量8。

数据波形放大查看,可以看到写数据与写地址相同,写数据为累加数:
图片8.png

图片9.png

单次写8个扇区对应的PCIe底层时序波形如下图所示:

图片10.png

2、单次读8个扇区
图片11.png

对上面数据波形放大,可发现读数据与读地址相同,读数据为累加数:
图片12.png

图片13.png

单次读8个扇区对应的PCIe底层时序波形如下图所示:
图片14.png

3、扇区读写比对测试
比对结果如下图高亮信号所示:
图片15.png

Equal_Fail:SSD硬盘读写过程中,只要发现一个数据读写比对不一致,此信号就拉高并一直保持高电平,无论以后数据是否一致,除非复位。
Equal_Valid:读写数据比对结果有效标识,1表示读写对比结果有效。
Equal_Flag:SSD硬盘读写数据一致标识,1表示读写数据一致。

NVMe SSD硬盘读写测试完后,从测试平台上取下NVMe SSD固态硬盘,并将SSD硬盘连接至PC电脑,使用WinHex软件工具分析NVMe SSD固态硬盘的写入数据。

4、指定扇区某位置写入指定值
1、指定往SSD硬盘的第1扇区偏移地址127中写入数据0xAA55_ABCD,FPGA VIO设置如下图所示:
图片24.png

2、指定从SSD硬盘的第1扇区偏移地址127中读出数据,读数据为0xAA55_ABCD,与写入数据一致,读时序和读写比对结果如下图所示:
图片25.png

3、从测试平台上取下 NVMe SSD固态硬盘,并将硬盘连接至PC电脑,使用WinHex软件工具分析刚刚写入硬盘的测试数据,如下图所示,也可发现确实已经将0xAA55_ABCD用户数据写入了硬盘:
图片26.png

4.2、NVMe协议相关寄存器读取
1、NVMe协议码:0x010802,对应的PCIe底层读时序波形如下图所示:
图片27.png

2、NVMe协议版本1.3:0x00010300,对应的PCIe底层读时序波形如下图所示:
图片28.png

图片29.png

4.3、NVMe Host IP核支持服务
微信图片_20221102144756.png

  1. TMS320C6657+ZYNQ7035/45异构多核处理平台

XQ6657Z35(45)-EVM评估板,由广州星嵌电子科技有限公司采用核心板+底板架构设计。
DSP选用TI TMS320C6657 双核C66x 定点/浮点,主频 1.25GHz/核;
FPGA选用Xilinx Zynq SoC处理器采用的XC7Z035/45-2FFG676I;

图1 正面图.png

相关文章
|
6月前
|
算法 异构计算 索引
m基于FPGA的Hamming汉明编译码verilog实现,包含testbench测试文件,不使用IP核
m基于FPGA的Hamming汉明编译码verilog实现,包含testbench测试文件,不使用IP核
109 1
|
6月前
|
算法 异构计算
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用verilog实现,包含testbench测试文件
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用verilog实现,包含testbench测试文件
61 0
|
4月前
|
缓存 异构计算
FPGA入门(7):IP核调用(二)
FPGA入门(7):IP核调用(二)
47 0
|
4月前
|
异构计算
FPGA入门(7):IP核调用(一)
FPGA入门(7):IP核调用(一)
75 0
|
6月前
|
芯片 异构计算
【FPGA】高云FPGA之IP核的使用->PLL锁相环(二)
【FPGA】高云FPGA之IP核的使用->PLL锁相环
106 1
|
6月前
|
算法 异构计算 Python
m基于FPGA的217卷积编码维特比译码verilog实现,包含testbench不使用IP核
该内容展示了使用Vivado 2019.2进行卷积编码和维特比译码的模拟。提供了编码、译码输出和RTL图的图片,以及Verilog实现的核心代码。卷积编码是一种前向纠错技术,基于生成多项式产生冗余数据;维特比译码利用动态规划恢复原始信息,最小化错误。Verilog程序包含了编码和译码模块,以及输入输出信号的时序操作。
96 0
|
6月前
|
缓存 监控 异构计算
|
6月前
|
芯片 异构计算
【FPGA】高云FPGA之IP核的使用->PLL锁相环(一)
【FPGA】高云FPGA之IP核的使用->PLL锁相环
237 0
|
6月前
|
存储 资源调度 算法
m基于FPGA和IP核的RS编译码verilog实现,包含testbench测试文件
m基于FPGA和IP核的RS编译码verilog实现,包含testbench测试文件
101 1
|
算法 异构计算
m基于FPGA的256点FFT傅里叶变换verilog实现,含testbench,不使用IP核
m基于FPGA的256点FFT傅里叶变换verilog实现,含testbench,不使用IP核
459 0

热门文章

最新文章