微机原理知识点

简介: 13.简述流水线技术,怎样实现了最简单的指令流水线?流水线是指在程序执行时,多条指令重叠进行操作的一种并行处理实现技术。它的并行处理是指完成一条指令的各个功能部件在同一时间上可以分别为多条指令的不同部分进行工作,通过提高各部件的利用率来提高指令的平均执行速度。它把一个重复的过程分解为若干个子过程,每个子过程由专门的功能部件来实现,将多个处理过程在时间上错开,依次通过各功能段,这样,每个子过程就可以与其它子过程并行进行。CPU 分成两部分后,BIU 负责取指令,EU 负责执行指令,它们之间既互相独立又互相配合,即实现了取指令和执行指令的并行工作,大大提高了 CPU 和总线的利用率

13.简述流水线技术,怎样实现了最简单的指令流水线?
流水线是指在程序执行时,多条指令重叠进行操作的一种并行处理实现技术。它的并行处理是指完
成一条指令的各个功能部件在同一时间上可以分别为多条指令的不同部分进行工作,通过提高各部件的利
用率来提高指令的平均执行速度。它把一个重复的过程分解为若干个子过程,每个子过程由专门的功能部
件来实现,将多个处理过程在时间上错开,依次通过各功能段,这样,每个子过程就可以与其它子过程并

行进行。
CPU 分成两部分后,BIU 负责取指令,EU 负责执行指令,它们之间既互相独立又互相配合,即实现了
取指令和执行指令的并行工作,大大提高了 CPU 和总线的利用率,从而提高了指令的处理速度。也就是说,
在 EU 对一个指令进行执行时,BIU 可以同时对后续指令进行读取,这就是最简单的指令流水线技术。
14.在 8086 系统中,简述在最小工作模式下,如何响应一个总线请求?
外部总线主控模块经 HOLD 引线向 8086 发出总线请求信号,8086 在每个时钟周期的上升沿采样 HOLD
引线,若发现 HOLD=1,则在当前总线周期结束时,发出总线请求的响应信号 HLDA,8086 使地址、数据及
控制总线进入高阻状态,让出总线控制权,从而完成响应过程。
15.什么是统一编址,独立编址?各有何特点?
统一编址:存储器单元地址和 I/O 端口地址在同一个地址空间中分配。由于 I/O 端口地址占用存储
器单元地址,所以减少了存储器的寻址空间,访问存储器单元和 I/O 端口可用相同的指令。
独立编址:存储器单元地址和 I/O 端口地址在不同的地址空间中分配。存储器和 I/O 端口都有独立
且较大的寻址空间,CPU 需要用门的控制线来识别是访问存储器还是访问 I/O 端口,访问存储器单元和 I/O
端口要用不同的指令。
16.什么是逻辑地址、偏移地址、物理地址?
逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成;偏移地
址是指段内某个存储单元相对该段首地址的差值,是一个 16 位的二进制代码;物理地址是 8086 芯片引线
送出的 20 位地址码,用来指出一个特定的存储单元。

相关文章
|
4月前
|
算法 图计算 芯片
数字信号处理期末复习——基础知识汇总(三)
数字信号处理期末复习——基础知识汇总(三)
67 0
数字信号处理期末复习——基础知识汇总(三)
|
存储 芯片
第六章 半导体存储器【微机原理】2
第六章 半导体存储器【微机原理】2
687 0
|
存储 芯片 内存技术
第六章 半导体存储器【微机原理】1
第六章 半导体存储器【微机原理】1
326 0
|
2月前
|
编解码
《通信原理》期末复习笔记(一)
《通信原理》期末复习笔记(一)
|
2月前
|
传感器 存储 程序员
《单片机原理与应用及C51编程技术》期末复习笔记
《单片机原理与应用及C51编程技术》期末复习笔记
|
2月前
|
编解码 内存技术
《通信原理》期末复习笔记(二)
《通信原理》期末复习笔记(二)
第六章 半导体存储器【微机原理】3
第六章 半导体存储器【微机原理】3
81 0
|
算法
期中复习【编译原理】
期中复习【编译原理】
41 0
|
存储 芯片
微机原理基础知识
微机原理基础知识
221 0